Source-Changes-HG archive

[Date Prev][Date Next][Thread Prev][Thread Next][Date Index][Thread Index][Old Index]

[src/trunk]: src/sys/dev/pci regen for new micron/crucial/amd entries, and PC...



details:   https://anonhg.NetBSD.org/src/rev/716c5204f51d
branches:  trunk
changeset: 964888:716c5204f51d
user:      mrg <mrg%NetBSD.org@localhost>
date:      Wed Aug 21 06:04:44 2019 +0000

description:
regen for new micron/crucial/amd entries, and PCIe spelling.

diffstat:

 sys/dev/pci/pcidevs.h      |    417 +-
 sys/dev/pci/pcidevs_data.h |  22150 +++++++++++++++++++++---------------------
 2 files changed, 11295 insertions(+), 11272 deletions(-)

diffs (truncated from 29505 to 300 lines):

diff -r ec3cd1529ca0 -r 716c5204f51d sys/dev/pci/pcidevs.h
--- a/sys/dev/pci/pcidevs.h     Wed Aug 21 06:03:57 2019 +0000
+++ b/sys/dev/pci/pcidevs.h     Wed Aug 21 06:04:44 2019 +0000
@@ -1,10 +1,10 @@
-/*     $NetBSD: pcidevs.h,v 1.1371 2019/07/28 15:20:45 mlelstv Exp $   */
+/*     $NetBSD: pcidevs.h,v 1.1372 2019/08/21 06:04:44 mrg Exp $       */
 
 /*
  * THIS FILE IS AUTOMATICALLY GENERATED.  DO NOT EDIT.
  *
  * generated from:
- *     NetBSD: pcidevs,v 1.1383 2019/07/28 15:20:22 mlelstv Exp
+ *     NetBSD: pcidevs,v 1.1384 2019/08/21 06:03:57 mrg Exp
  */
 
 /*
@@ -693,6 +693,7 @@
 #define        PCI_VENDOR_ATRONICS     0x907f          /* Atronics */
 #define        PCI_VENDOR_NETMOS       0x9710          /* Netmos */
 #define        PCI_VENDOR_PARALLELS    0xaaaa          /* Parallels */
+#define        PCI_VENDOR_MICRON       0xc0a9          /* Micron/Crucial Technology */
 #define        PCI_VENDOR_CHRYSALIS    0xcafe          /* Chrysalis-ITS */
 #define        PCI_VENDOR_MIDDLE_DIGITAL       0xdeaf          /* Middle Digital */
 #define        PCI_VENDOR_ARC  0xedd8          /* ARC Logic */
@@ -1013,11 +1014,12 @@
 #define        PCI_PRODUCT_AMD_F16_GPPB        0x1439          /* Family16h GPP Bridge */
 #define        PCI_PRODUCT_AMD_F17_RC  0x1450          /* Family17h Root Complex */
 #define        PCI_PRODUCT_AMD_F17_IOMMU       0x1451          /* Family17h IOMMU */
-#define        PCI_PRODUCT_AMD_F17_PCIE_1      0x1452          /* Family17h PCIE */
-#define        PCI_PRODUCT_AMD_F17_PCIE_2      0x1453          /* Family17h PCIE */
-#define        PCI_PRODUCT_AMD_F17_PCIE_3      0x1454          /* Family17h PCIE */
+#define        PCI_PRODUCT_AMD_F17_PCIE_1      0x1452          /* Family17h PCIe */
+#define        PCI_PRODUCT_AMD_F17_PCIE_2      0x1453          /* Family17h PCIe */
+#define        PCI_PRODUCT_AMD_F17_PCIE_3      0x1454          /* Family17h PCIe */
 #define        PCI_PRODUCT_AMD_F17_CCP_1       0x1456          /* Family17h Crypto */
 #define        PCI_PRODUCT_AMD_F17_HDA 0x1457          /* Family17h HD Audio */
+#define        PCI_PRODUCT_AMD_F17_PCIE_DUMMY  0x145a          /* Family17h PCIe Dummy Function */
 #define        PCI_PRODUCT_AMD_F17_XHCI        0x145c          /* Family17h xHCI */
 #define        PCI_PRODUCT_AMD_F17_XHCI_2      0x145f          /* Family17h xHCI */
 #define        PCI_PRODUCT_AMD_F17_DF_1        0x1460          /* Family17h Data Fabric */
@@ -1028,10 +1030,12 @@
 #define        PCI_PRODUCT_AMD_F17_DF_6        0x1465          /* Family17h Data Fabric */
 #define        PCI_PRODUCT_AMD_F17_DF_7        0x1466          /* Family17h Data Fabric */
 #define        PCI_PRODUCT_AMD_F17_DF_8        0x1467          /* Family17h Data Fabric */
-#define        PCI_PRODUCT_AMD_F17_PCIE_4      0x1470          /* Family17h PCIE */
-#define        PCI_PRODUCT_AMD_F17_PCIE_5      0x1471          /* Family17h PCIE */
+#define        PCI_PRODUCT_AMD_F17_PCIE_4      0x1470          /* Family17h PCIe */
+#define        PCI_PRODUCT_AMD_F17_PCIE_5      0x1471          /* Family17h PCIe */
 #define        PCI_PRODUCT_AMD_F17_7X_RC       0x1480          /* Family17h/7xh Root Complex */
 #define        PCI_PRODUCT_AMD_F17_7X_IOMMU    0x1481          /* Family17h/7xh IOMMU */
+#define        PCI_PRODUCT_AMD_F17_7X_RESV_SPP 0x1485          /* Family17h/7xh Reserved SPP */
+#define        PCI_PRODUCT_AMD_F17_7X_USB3     0x149c          /* Family17h/7xh USB 3.0 Host Controller */
 #define        PCI_PRODUCT_AMD_F14_RC  0x1510          /* Family14h Root Complex */
 #define        PCI_PRODUCT_AMD_F16_HT  0x1530          /* Family16h HyperTransport Configuration */
 #define        PCI_PRODUCT_AMD_F16_ADDR        0x1531          /* Family16h Address Map Configuration */
@@ -1065,11 +1069,13 @@
 #define        PCI_PRODUCT_AMD_F16_30_MISC     0x1585          /* Family16h Miscellaneous Configuration */
 #define        PCI_PRODUCT_AMD_F17_1X_RC       0x15d0          /* Family17h/1xh Root Complex */
 #define        PCI_PRODUCT_AMD_F17_1X_IOMMU    0x15d1          /* Family17h/1xh IOMMU */
-#define        PCI_PRODUCT_AMD_F17_1X_PCIE_1   0x15d3          /* Family17h/1xh PCIE */
-#define        PCI_PRODUCT_AMD_F17_1X_PCIE_2   0x15db          /* Family17h/1xh PCIE */
-#define        PCI_PRODUCT_AMD_F17_1X_PCIE_3   0x15dc          /* Family17h/1xh PCIE */
+#define        PCI_PRODUCT_AMD_F17_1X_PCIE_1   0x15d3          /* Family17h/1xh PCIe */
+#define        PCI_PRODUCT_AMD_F17_1X_PCIE_2   0x15db          /* Family17h/1xh PCIe */
+#define        PCI_PRODUCT_AMD_F17_1X_PCIE_3   0x15dc          /* Family17h/1xh PCIe */
+#define        PCI_PRODUCT_AMD_F17_1X_PSP      0x15df          /* Family17h/1xh Platform Security Processor */
 #define        PCI_PRODUCT_AMD_F17_1X_XHCI_1   0x15e0          /* Family17h/1xh xHCI */
 #define        PCI_PRODUCT_AMD_F17_1X_XHCI_2   0x15e1          /* Family17h/1xh xHCI */
+#define        PCI_PRODUCT_AMD_F17_1X_HDAUDIO  0x15e3          /* Family17h/1xh HD Audio Controller */
 #define        PCI_PRODUCT_AMD_F17_1X_DF_0     0x15e8          /* Family17h/1xh Data Fabric */
 #define        PCI_PRODUCT_AMD_F17_1X_DF_1     0x15e9          /* Family17h/1xh Data Fabric */
 #define        PCI_PRODUCT_AMD_F17_1X_DF_2     0x15ea          /* Family17h/1xh Data Fabric */
@@ -1096,7 +1102,7 @@
 #define        PCI_PRODUCT_AMD_F14_HB19        0x1719          /* Family12h/14h Host Bridge */
 #define        PCI_PRODUCT_AMD_SEATTLE_PCHB_1  0x1a00          /* Seattle Host Bridge */
 #define        PCI_PRODUCT_AMD_SEATTLE_PCHB_2  0x1a01          /* Seattle Host Bridge */
-#define        PCI_PRODUCT_AMD_SEATTLE_PCIE    0x1a02          /* Seattle PCIE Root Port */
+#define        PCI_PRODUCT_AMD_SEATTLE_PCIE    0x1a02          /* Seattle PCIe Root Port */
 #define        PCI_PRODUCT_AMD_PCNET_PCI       0x2000          /* PCnet-PCI Ethernet */
 #define        PCI_PRODUCT_AMD_PCNET_HOME      0x2001          /* PCnet-Home HomePNA Ethernet */
 #define        PCI_PRODUCT_AMD_AM_1771_MBW     0x2003          /* Alchemy AM 1771 MBW */
@@ -1114,10 +1120,10 @@
 #define        PCI_PRODUCT_AMD_CS5536_UOC      0x2097          /* CS5536 UOC */
 #define        PCI_PRODUCT_AMD_CS5536_IDE      0x209a          /* CS5536 IDE Controller */
 #define        PCI_PRODUCT_AMD_SC520_SC        0x3000          /* Elan SC520 System Controller */
-#define        PCI_PRODUCT_AMD_HUDSON_PCIE_0   0x43a0          /* Hudson PCIE Root Port 0 */
-#define        PCI_PRODUCT_AMD_HUDSON_PCIE_1   0x43a1          /* Hudson PCIE Root Port 1 */
-#define        PCI_PRODUCT_AMD_HUDSON_PCIE_2   0x43a2          /* Hudson PCIE Root Port 2 */
-#define        PCI_PRODUCT_AMD_HUDSON_PCIE_3   0x43a3          /* Hudson PCIE Root Port 3 */
+#define        PCI_PRODUCT_AMD_HUDSON_PCIE_0   0x43a0          /* Hudson PCIe Root Port 0 */
+#define        PCI_PRODUCT_AMD_HUDSON_PCIE_1   0x43a1          /* Hudson PCIe Root Port 1 */
+#define        PCI_PRODUCT_AMD_HUDSON_PCIE_2   0x43a2          /* Hudson PCIe Root Port 2 */
+#define        PCI_PRODUCT_AMD_HUDSON_PCIE_3   0x43a3          /* Hudson PCIe Root Port 3 */
 #define        PCI_PRODUCT_AMD_300SERIES_PCIE  0x43b4          /* 300 Series PCIe */
 #define        PCI_PRODUCT_AMD_300SERIES_SATA  0x43b7          /* 300 Series SATA */
 #define        PCI_PRODUCT_AMD_300SERIES_XHCI  0x43bb          /* 300 Series xHCI */
@@ -1321,8 +1327,8 @@
 #define        PCI_PRODUCT_ASMEDIA_ASM1042     0x1042          /* ASM1042 USB 3.0 Host Controller */
 #define        PCI_PRODUCT_ASMEDIA_ASM1083     0x1080          /* ASM1083/1085 PCIe-PCI Bridge */
 #define        PCI_PRODUCT_ASMEDIA_ASM1042A    0x1142          /* ASM1042A USB 3.0 Host Controller */
-#define        PCI_PRODUCT_ASMEDIA_ASM1182     0x1182          /* ASM1182E PCIE Bridge Controller */
-#define        PCI_PRODUCT_ASMEDIA_ASM1184     0x1184          /* ASM1184E PCIE Bridge Controller */
+#define        PCI_PRODUCT_ASMEDIA_ASM1182     0x1182          /* ASM1182E PCIe Bridge Controller */
+#define        PCI_PRODUCT_ASMEDIA_ASM1184     0x1184          /* ASM1184E PCIe Bridge Controller */
 #define        PCI_PRODUCT_ASMEDIA_ASM1142     0x1242          /* ASM1142 USB 3.1 Host Controller */
 #define        PCI_PRODUCT_ASMEDIA_ASM1143     0x1343          /* ASM1143 USB 3.1 Host Controller */
 #define        PCI_PRODUCT_ASMEDIA_ASM2142     0x2142          /* ASM2142 USB 3.1 Host Controller */
@@ -3177,7 +3183,7 @@
 #define        PCI_PRODUCT_INTEL_E5V2_PCIE_9   0x0e09          /* E5 v2 PCIe x16, x8 or x4 */
 #define        PCI_PRODUCT_INTEL_E5V2_PCIE_10  0x0e0a          /* E5 v2 PCIe x16, x8 or x4 */
 #define        PCI_PRODUCT_INTEL_E5V2_PCIE_11  0x0e0b          /* E5 v2 PCIe x16, x8 or x4 */
-#define        PCI_PRODUCT_INTEL_E5V2_R2PCIE   0x0e1d          /* E5 v2 R2PCIE */
+#define        PCI_PRODUCT_INTEL_E5V2_R2PCIE   0x0e1d          /* E5 v2 R2PCIe */
 #define        PCI_PRODUCT_INTEL_E5V2_UBOX_1   0x0e1e          /* E5 v2 UBOX */
 #define        PCI_PRODUCT_INTEL_E5V2_UBOX_2   0x0e1f          /* E5 v2 UBOX */
 #define        PCI_PRODUCT_INTEL_E5V2_IOAT_0   0x0e20          /* E5 v2 I/OAT DMA Channel 0 */
@@ -3287,10 +3293,10 @@
 #define        PCI_PRODUCT_INTEL_BAYTRAIL_SIO_I2C5     0x0f45          /* Bay Trail Serial IO (I2C) */
 #define        PCI_PRODUCT_INTEL_BAYTRAIL_SIO_I2C6     0x0f46          /* Bay Trail Serial IO (I2C) */
 #define        PCI_PRODUCT_INTEL_BAYTRAIL_SIO_I2C7     0x0f47          /* Bay Trail Serial IO (I2C) */
-#define        PCI_PRODUCT_INTEL_BAYTRAIL_PCIE_1       0x0f48          /* Bay Trail PCIE Root Port */
-#define        PCI_PRODUCT_INTEL_BAYTRAIL_PCIE_2       0x0f4a          /* Bay Trail PCIE Root Port */
-#define        PCI_PRODUCT_INTEL_BAYTRAIL_PCIE_3       0x0f4c          /* Bay Trail PCIE Root Port */
-#define        PCI_PRODUCT_INTEL_BAYTRAIL_PCIE_4       0x0f4e          /* Bay Trail PCIE Root Port */
+#define        PCI_PRODUCT_INTEL_BAYTRAIL_PCIE_1       0x0f48          /* Bay Trail PCIe Root Port */
+#define        PCI_PRODUCT_INTEL_BAYTRAIL_PCIE_2       0x0f4a          /* Bay Trail PCIe Root Port */
+#define        PCI_PRODUCT_INTEL_BAYTRAIL_PCIE_3       0x0f4c          /* Bay Trail PCIe Root Port */
+#define        PCI_PRODUCT_INTEL_BAYTRAIL_PCIE_4       0x0f4e          /* Bay Trail PCIe Root Port */
 #define        PCI_PRODUCT_INTEL_BAYTRAIL_SCC_MMC2     0x0f50          /* Bay Trail Storage Control Cluster(eMMC 4.5) */
 #define        PCI_PRODUCT_INTEL_82542 0x1000          /* i82542 Gigabit Ethernet */
 #define        PCI_PRODUCT_INTEL_82543GC_FIBER 0x1001          /* i82453GC 1000baseX Ethernet */
@@ -3757,14 +3763,14 @@
 #define        PCI_PRODUCT_INTEL_C600_RAID_1   0x1d04          /* C600/X79 RAID */
 #define        PCI_PRODUCT_INTEL_C600_RAID_2   0x1d06          /* C600/X79 Premium RAID */
 #define        PCI_PRODUCT_INTEL_C600_SATA_2   0x1d08          /* C600/X79 SATA */
-#define        PCI_PRODUCT_INTEL_C600_PCIE_1   0x1d10          /* C600/X79 PCIE */
-#define        PCI_PRODUCT_INTEL_C600_PCIE_2   0x1d12          /* C600/X79 PCIE */
-#define        PCI_PRODUCT_INTEL_C600_PCIE_3   0x1d14          /* C600/X79 PCIE */
-#define        PCI_PRODUCT_INTEL_C600_PCIE_4   0x1d16          /* C600/X79 PCIE */
-#define        PCI_PRODUCT_INTEL_C600_PCIE_5   0x1d18          /* C600/X79 PCIE */
-#define        PCI_PRODUCT_INTEL_C600_PCIE_6   0x1d1a          /* C600/X79 PCIE */
-#define        PCI_PRODUCT_INTEL_C600_PCIE_7   0x1d1c          /* C600/X79 PCIE */
-#define        PCI_PRODUCT_INTEL_C600_PCIE_8   0x1d1e          /* C600/X79 PCIE */
+#define        PCI_PRODUCT_INTEL_C600_PCIE_1   0x1d10          /* C600/X79 PCIe */
+#define        PCI_PRODUCT_INTEL_C600_PCIE_2   0x1d12          /* C600/X79 PCIe */
+#define        PCI_PRODUCT_INTEL_C600_PCIE_3   0x1d14          /* C600/X79 PCIe */
+#define        PCI_PRODUCT_INTEL_C600_PCIE_4   0x1d16          /* C600/X79 PCIe */
+#define        PCI_PRODUCT_INTEL_C600_PCIE_5   0x1d18          /* C600/X79 PCIe */
+#define        PCI_PRODUCT_INTEL_C600_PCIE_6   0x1d1a          /* C600/X79 PCIe */
+#define        PCI_PRODUCT_INTEL_C600_PCIE_7   0x1d1c          /* C600/X79 PCIe */
+#define        PCI_PRODUCT_INTEL_C600_PCIE_8   0x1d1e          /* C600/X79 PCIe */
 #define        PCI_PRODUCT_INTEL_C600_HDA      0x1d20          /* C600 HD Audio */
 #define        PCI_PRODUCT_INTEL_C600_SMBUS    0x1d22          /* C600 SMBus Controller */
 #define        PCI_PRODUCT_INTEL_C600_THERM    0x1d24          /* C600 Thermal Management Controller */
@@ -3774,7 +3780,7 @@
 #define        PCI_PRODUCT_INTEL_C600_MEI_1    0x1d3a          /* C600 MEI */
 #define        PCI_PRODUCT_INTEL_C600_MEI_2    0x1d3b          /* C600 MEI */
 #define        PCI_PRODUCT_INTEL_C600_KT       0x1d3d          /* C600 KT */
-#define        PCI_PRODUCT_INTEL_C600_VPCIE    0x1d3e          /* C600 Virtual PCIE */
+#define        PCI_PRODUCT_INTEL_C600_VPCIE    0x1d3e          /* C600 Virtual PCIe */
 #define        PCI_PRODUCT_INTEL_C600_LPC      0x1d41          /* C600 LPC */
 #define        PCI_PRODUCT_INTEL_C600_SAS_1    0x1d60          /* C600 SAS Controller */
 #define        PCI_PRODUCT_INTEL_C600_SAS_SATA_1       0x1d61          /* C600 SAS Controller (SATA) */
@@ -3805,14 +3811,14 @@
 #define        PCI_PRODUCT_INTEL_7SER_DT_SATA_2        0x1e08          /* 7 Series (desktop) SATA Controller */
 #define        PCI_PRODUCT_INTEL_7SER_MO_SATA_2        0x1e09          /* 7 Series (mobile) SATA Controller */
 #define        PCI_PRODUCT_INTEL_7SER_DT_SATA_RAID_1   0x1e0e          /* 7 Series (desktop) SATA Controller (RAID) */
-#define        PCI_PRODUCT_INTEL_7SERIES_PCIE_1        0x1e10          /* 7 Series PCIE */
-#define        PCI_PRODUCT_INTEL_7SERIES_PCIE_2        0x1e12          /* 7 Series PCIE */
-#define        PCI_PRODUCT_INTEL_7SERIES_PCIE_3        0x1e14          /* 7 Series PCIE */
-#define        PCI_PRODUCT_INTEL_7SERIES_PCIE_4        0x1e16          /* 7 Series PCIE */
-#define        PCI_PRODUCT_INTEL_7SERIES_PCIE_5        0x1e18          /* 7 Series PCIE */
-#define        PCI_PRODUCT_INTEL_7SERIES_PCIE_6        0x1e1a          /* 7 Series PCIE */
-#define        PCI_PRODUCT_INTEL_7SERIES_PCIE_7        0x1e1c          /* 7 Series PCIE */
-#define        PCI_PRODUCT_INTEL_7SERIES_PCIE_8        0x1e1e          /* 7 Series PCIE */
+#define        PCI_PRODUCT_INTEL_7SERIES_PCIE_1        0x1e10          /* 7 Series PCIe */
+#define        PCI_PRODUCT_INTEL_7SERIES_PCIE_2        0x1e12          /* 7 Series PCIe */
+#define        PCI_PRODUCT_INTEL_7SERIES_PCIE_3        0x1e14          /* 7 Series PCIe */
+#define        PCI_PRODUCT_INTEL_7SERIES_PCIE_4        0x1e16          /* 7 Series PCIe */
+#define        PCI_PRODUCT_INTEL_7SERIES_PCIE_5        0x1e18          /* 7 Series PCIe */
+#define        PCI_PRODUCT_INTEL_7SERIES_PCIE_6        0x1e1a          /* 7 Series PCIe */
+#define        PCI_PRODUCT_INTEL_7SERIES_PCIE_7        0x1e1c          /* 7 Series PCIe */
+#define        PCI_PRODUCT_INTEL_7SERIES_PCIE_8        0x1e1e          /* 7 Series PCIe */
 #define        PCI_PRODUCT_INTEL_7SERIES_HDA   0x1e20          /* 7 Series HD Audio */
 #define        PCI_PRODUCT_INTEL_7SERIES_SMB   0x1e22          /* 7 Series SMBus Controller */
 #define        PCI_PRODUCT_INTEL_7SERIES_PPB   0x1e25          /* 7 Series PCI-PCI Bridge */
@@ -4290,7 +4296,7 @@
 #define        PCI_PRODUCT_INTEL_82X38_KT      0x29e7          /* 82X38 KT */
 #define        PCI_PRODUCT_INTEL_82X38_PCIE_2  0x29e9          /* 82X38 Host-Secondary PCIe Bridge */
 #define        PCI_PRODUCT_INTEL_3200_HB       0x29f0          /* 3200/3210 Host */
-#define        PCI_PRODUCT_INTEL_3200_PCIE     0x29f1          /* 3200/3210 PCIE */
+#define        PCI_PRODUCT_INTEL_3200_PCIE     0x29f1          /* 3200/3210 PCIe */
 #define        PCI_PRODUCT_INTEL_3200_KT       0x29f7          /* 3200 KT */
 #define        PCI_PRODUCT_INTEL_82965PM_HB    0x2a00          /* 82965PM Host Bridge */
 #define        PCI_PRODUCT_INTEL_80862A01      0x2a01          /* 80862A01 Mobile PCI Express Root Port */
@@ -4579,20 +4585,20 @@
 #define        PCI_PRODUCT_INTEL_5500_HB       0x3404          /* 5500/X58 ESI Port */
 #define        PCI_PRODUCT_INTEL_82X58_HB      0x3405          /* X58 Host */
 #define        PCI_PRODUCT_INTEL_825520_HB     0x3406          /* 5520 ESI Port */
-#define        PCI_PRODUCT_INTEL_82X58_PCIE_1  0x3408          /* 5520/5500/X58 PCIE Root Port 1 */
-#define        PCI_PRODUCT_INTEL_82X58_PCIE_2  0x3409          /* 5520/5500/X58 PCIE Root Port 2 */
-#define        PCI_PRODUCT_INTEL_82X58_PCIE_3  0x340a          /* 5520/5500/X58 PCIE Root Port 3 */
-#define        PCI_PRODUCT_INTEL_82X58_PCIE_4  0x340b          /* 5520/5500/X58 PCIE Root Port 4 */
-#define        PCI_PRODUCT_INTEL_82X58_PCIE_5  0x340c          /* 5520/5500/X58 PCIE Root Port 5 */
-#define        PCI_PRODUCT_INTEL_82X58_PCIE_6  0x340d          /* 5520/5500/X58 PCIE Root Port 6 */
-#define        PCI_PRODUCT_INTEL_82X58_PCIE_7  0x340e          /* 5520/5500/X58 PCIE Root Port 7 */
-#define        PCI_PRODUCT_INTEL_82X58_PCIE_8  0x340f          /* 5520/5500/X58 PCIE Root Port 8 */
-#define        PCI_PRODUCT_INTEL_82X58_PCIE_9  0x3410          /* 5520/5500/X58 PCIE Root Port 9 */
-#define        PCI_PRODUCT_INTEL_82X58_PCIE_10 0x3411          /* 5520/5500/X58 PCIE Root Port 10 */
+#define        PCI_PRODUCT_INTEL_82X58_PCIE_1  0x3408          /* 5520/5500/X58 PCIe Root Port 1 */
+#define        PCI_PRODUCT_INTEL_82X58_PCIE_2  0x3409          /* 5520/5500/X58 PCIe Root Port 2 */
+#define        PCI_PRODUCT_INTEL_82X58_PCIE_3  0x340a          /* 5520/5500/X58 PCIe Root Port 3 */
+#define        PCI_PRODUCT_INTEL_82X58_PCIE_4  0x340b          /* 5520/5500/X58 PCIe Root Port 4 */
+#define        PCI_PRODUCT_INTEL_82X58_PCIE_5  0x340c          /* 5520/5500/X58 PCIe Root Port 5 */
+#define        PCI_PRODUCT_INTEL_82X58_PCIE_6  0x340d          /* 5520/5500/X58 PCIe Root Port 6 */
+#define        PCI_PRODUCT_INTEL_82X58_PCIE_7  0x340e          /* 5520/5500/X58 PCIe Root Port 7 */
+#define        PCI_PRODUCT_INTEL_82X58_PCIE_8  0x340f          /* 5520/5500/X58 PCIe Root Port 8 */
+#define        PCI_PRODUCT_INTEL_82X58_PCIE_9  0x3410          /* 5520/5500/X58 PCIe Root Port 9 */
+#define        PCI_PRODUCT_INTEL_82X58_PCIE_10 0x3411          /* 5520/5500/X58 PCIe Root Port 10 */
 #define        PCI_PRODUCT_INTEL_82X58_QP0_PHY 0x3418          /* 5520/X58 QuickPath */
 #define        PCI_PRODUCT_INTEL_5520_QP1_PHY  0x3419          /* 5520 QuickPath */
-#define        PCI_PRODUCT_INTEL_82X58_PCIE_0_0        0x3420          /* 5520/5500/X58 PCIE Root Port 0 */
-#define        PCI_PRODUCT_INTEL_82X58_PCIE_0_1        0x3421          /* 5520/5500/X58 PCIE Root Port 0 */
+#define        PCI_PRODUCT_INTEL_82X58_PCIE_0_0        0x3420          /* 5520/5500/X58 PCIe Root Port 0 */
+#define        PCI_PRODUCT_INTEL_82X58_PCIE_0_1        0x3421          /* 5520/5500/X58 PCIe Root Port 0 */
 #define        PCI_PRODUCT_INTEL_82X58_GPIO    0x3422          /* 5520/5500/X58 Scratchpads and GPIO */
 #define        PCI_PRODUCT_INTEL_82X58_RAS     0x3423          /* 5520/5500/X58 Control Status and RAS */
 #define        PCI_PRODUCT_INTEL_82X58_QP0_P0  0x3425          /* 5520/5500/X58 QuickPath Port 0 */
@@ -4730,14 +4736,14 @@
 #define        PCI_PRODUCT_INTEL_3400_EHCI_2   0x3b3c          /* 3400 USB ECHI */
 #define        PCI_PRODUCT_INTEL_3400_UHCI_7   0x3b3e          /* 3400 USB */
 #define        PCI_PRODUCT_INTEL_3400_UHCI_8   0x3b3f          /* 3400 USB */
-#define        PCI_PRODUCT_INTEL_3400_PCIE_1   0x3b42          /* 3400 PCIE */
-#define        PCI_PRODUCT_INTEL_3400_PCIE_2   0x3b44          /* 3400 PCIE */
-#define        PCI_PRODUCT_INTEL_3400_PCIE_3   0x3b46          /* 3400 PCIE */
-#define        PCI_PRODUCT_INTEL_3400_PCIE_4   0x3b48          /* 3400 PCIE */
-#define        PCI_PRODUCT_INTEL_3400_PCIE_5   0x3b4a          /* 3400 PCIE */
-#define        PCI_PRODUCT_INTEL_3400_PCIE_6   0x3b4c          /* 3400 PCIE */
-#define        PCI_PRODUCT_INTEL_3400_PCIE_7   0x3b4e          /* 3400 PCIE */
-#define        PCI_PRODUCT_INTEL_3400_PCIE_8   0x3b50          /* 3400 PCIE */
+#define        PCI_PRODUCT_INTEL_3400_PCIE_1   0x3b42          /* 3400 PCIe */
+#define        PCI_PRODUCT_INTEL_3400_PCIE_2   0x3b44          /* 3400 PCIe */
+#define        PCI_PRODUCT_INTEL_3400_PCIE_3   0x3b46          /* 3400 PCIe */
+#define        PCI_PRODUCT_INTEL_3400_PCIE_4   0x3b48          /* 3400 PCIe */
+#define        PCI_PRODUCT_INTEL_3400_PCIE_5   0x3b4a          /* 3400 PCIe */
+#define        PCI_PRODUCT_INTEL_3400_PCIE_6   0x3b4c          /* 3400 PCIe */
+#define        PCI_PRODUCT_INTEL_3400_PCIE_7   0x3b4e          /* 3400 PCIe */
+#define        PCI_PRODUCT_INTEL_3400_PCIE_8   0x3b50          /* 3400 PCIe */
 #define        PCI_PRODUCT_INTEL_3400_HDA      0x3b56          /* 3400 HD Audio */
 #define        PCI_PRODUCT_INTEL_QS57_HDA      0x3b57          /* QS57 HD Audio */
 #define        PCI_PRODUCT_INTEL_3400_MEI_1    0x3b64          /* 3400 MEI */
@@ -4773,7 +4779,7 @@
 #define        PCI_PRODUCT_INTEL_E5_QD_1       0x3c2e          /* E5 QuickData (RAID 5/6) */
 #define        PCI_PRODUCT_INTEL_E5_QD_2       0x3c2f          /* E5 QuickData (RAID 5/6) */
 #define        PCI_PRODUCT_INTEL_E5_IIO        0x3c40          /* E5 IOO Switch and IRP Perfmon */
-#define        PCI_PRODUCT_INTEL_E5_R2PCIE_MON 0x3c43          /* E5 PCIE Monitor */
+#define        PCI_PRODUCT_INTEL_E5_R2PCIE_MON 0x3c43          /* E5 PCIe Monitor */
 #define        PCI_PRODUCT_INTEL_E5_QPI_L_MON_0        0x3c44          /* E5 QPI Link Monitor */
 #define        PCI_PRODUCT_INTEL_E5_QPI_L_MON_1        0x3c45          /* E5 QPI Link Monitor */
 #define        PCI_PRODUCT_INTEL_E5_HA_2       0x3c46          /* E5 Home Agent */
@@ -4806,7 +4812,7 @@
 #define        PCI_PRODUCT_INTEL_E5_PCU_3      0x3cd0          /* E5 PCU */
 #define        PCI_PRODUCT_INTEL_E5_SCRATCH_1  0x3ce0          /* E5 Scratch */
 #define        PCI_PRODUCT_INTEL_E5_SCRATCH_2  0x3ce3          /* E5 Scratch */
-#define        PCI_PRODUCT_INTEL_E5_R2PCIE     0x3ce4          /* E5 R2PCIE */
+#define        PCI_PRODUCT_INTEL_E5_R2PCIE     0x3ce4          /* E5 R2PCIe */
 #define        PCI_PRODUCT_INTEL_E5_R3_QPI     0x3ce6          /* E5 QPI */
 #define        PCI_PRODUCT_INTEL_E5_UNICAST    0x3ce8          /* E5 Unicast */
 #define        PCI_PRODUCT_INTEL_E5_SAD_1      0x3cf4          /* E5 SAD */
@@ -4845,15 +4851,15 @@
 #define        PCI_PRODUCT_INTEL_5400_HB       0x4000          /* 5400 Host */
 #define        PCI_PRODUCT_INTEL_5400A_HB      0x4001          /* 5400A Host */
 #define        PCI_PRODUCT_INTEL_5400B_HB      0x4003          /* 5400B Host */
-#define        PCI_PRODUCT_INTEL_5400_PCIE_1   0x4021          /* 5400 PCIE */
-#define        PCI_PRODUCT_INTEL_5400_PCIE_2   0x4022          /* 5400 PCIE */
-#define        PCI_PRODUCT_INTEL_5400_PCIE_3   0x4023          /* 5400 PCIE */
-#define        PCI_PRODUCT_INTEL_5400_PCIE_4   0x4024          /* 5400 PCIE */
-#define        PCI_PRODUCT_INTEL_5400_PCIE_5   0x4025          /* 5400 PCIE */
-#define        PCI_PRODUCT_INTEL_5400_PCIE_6   0x4026          /* 5400 PCIE */
-#define        PCI_PRODUCT_INTEL_5400_PCIE_7   0x4027          /* 5400 PCIE */
-#define        PCI_PRODUCT_INTEL_5400_PCIE_8   0x4028          /* 5400 PCIE */
-#define        PCI_PRODUCT_INTEL_5400_PCIE_9   0x4029          /* 5400 PCIE */
+#define        PCI_PRODUCT_INTEL_5400_PCIE_1   0x4021          /* 5400 PCIe */
+#define        PCI_PRODUCT_INTEL_5400_PCIE_2   0x4022          /* 5400 PCIe */
+#define        PCI_PRODUCT_INTEL_5400_PCIE_3   0x4023          /* 5400 PCIe */
+#define        PCI_PRODUCT_INTEL_5400_PCIE_4   0x4024          /* 5400 PCIe */
+#define        PCI_PRODUCT_INTEL_5400_PCIE_5   0x4025          /* 5400 PCIe */
+#define        PCI_PRODUCT_INTEL_5400_PCIE_6   0x4026          /* 5400 PCIe */
+#define        PCI_PRODUCT_INTEL_5400_PCIE_7   0x4027          /* 5400 PCIe */
+#define        PCI_PRODUCT_INTEL_5400_PCIE_8   0x4028          /* 5400 PCIe */
+#define        PCI_PRODUCT_INTEL_5400_PCIE_9   0x4029          /* 5400 PCIe */
 #define        PCI_PRODUCT_INTEL_IOAT_SNB      0x402f          /* I/OAT SNB */
 #define        PCI_PRODUCT_INTEL_5400_FSBINT   0x4030          /* 5400 FSB/Boot/Interrupt */
 #define        PCI_PRODUCT_INTEL_5400_CE       0x4031          /* 5400 Coherency Engine */
@@ -4887,8 +4893,8 @@
 #define        PCI_PRODUCT_INTEL_EP80579_HB    0x5020          /* EP80579 Host */
 #define        PCI_PRODUCT_INTEL_EP80579_MEM   0x5021          /* EP80579 Memory */
 #define        PCI_PRODUCT_INTEL_EP80579_EDMA  0x5023          /* EP80579 EDMA */
-#define        PCI_PRODUCT_INTEL_EP80579_PCIE_1        0x5024          /* EP80579 PCIE */
-#define        PCI_PRODUCT_INTEL_EP80579_PCIE_2        0x5025          /* EP80579 PCIE */



Home | Main Index | Thread Index | Old Index